• 首页>范文 > 范文
  • 存储器实验总结

    1.谁有“运算器组成的实验”“双端口存储器原理实验”这两个实验的

    ==》运算器组成的实验(不知道你的是不是运算放大器)

    一、实验目的

    1、掌握集成运算放大器的线性应用

    2、了解基本运算电路的特点和性能

    二、实验内容说明

    集成运放是高增益的直流放大器。若在它的输出端和输入端之间加上反馈网络,就可实现个中不同的运算功能。

    1、反相比例运算放大器电路

    输出电压与输入电压间的关系:

    V0=-(RF/F1)*Vi

    闭环放大倍数:AF=AV*F=V0/Vi=-RF/R1

    RF=R1时,放大器仅起反相作用,又称反相器。

    运放正端有接入平衡电阻,其目的是为了保持反相比例运算放大器电路的结构对称,因此运放的两个输入电路的电阻必须相等。

    2、反相加法运算放大器电路

    它有几个输入端,能够对几个输入信号电压进行代数相加的运算。在理想情况下,VO与Vi的关系:

    Vo=-(Vi1/R1+Vi2/R2)*Rf

    3、同相比例运算放大器电路

    在理想条件下,Vo与Vi的关系是:

    Vo=(1+Rf/R1)*Vi

    4、差动运算放大器电路

    Vo=Rf/R1*(Vi2-Vi1)

    三、实验内容(电位器都是接在输入电压上的,起改变电压作用- -)

    1、反相比例运算放大器电路

    (1)电路调零:所有输入电阻接地,调节变阻器,使输出电压为零(零点调好后不可随便变动)。

    (2)按电路图接线(电路图你最好自己去查一下。。我懒得去画了- -)

    Vi1从+0.4到-0.4V每一整数测一下Vo,然后算Av

    2、反相加法器

    调节Vi1和Vi2电位器,让2个输入端信号分别为:

    次序 Vi1 Vi2 Vo Vo计算值

    1 +0.2 +0.3

    2 +0.2 -0.1

    3 -0.4 -0.1

    注意!!Vi1和Vi2互相之间是受影响的,所以要反复测量它们俩的值,反复调节电位器,直到数值稳定到达表中的要求。

    3和4的两个电路操作可以参看1和2

    四、实验仪器:

    示波器和函数发生器(如果不输入正弦交流信号观察其输出波形的话就不用)交流毫伏表 数字万用表 直流稳压电源

    如果这个实验报告符合你的要求,你还有什么不明白或是资料找不到,可以发消息给我。

    2.大一计算机上机课的实验报告,急

    看你的题目应该是理工科大学生吧,面对日常课程实验报告却还在网上找答案,可悲可叹。

    现在的堂堂的大学生,连读书笔记都要抄袭小学生的,考试在网上求答案,面试在网上找模板,无论怎么说都是让人无法理解的耻辱之事。可不少挂科的学生不去反思自己的错误行为,反倒埋怨甚至指责老师不近人情,认为”老师这是捅了我一刀“,如此认知更暴露了抄袭者的内心动向,某种程度,这类抄袭并非偶然,而是必然。

    经常抄袭作业也会影响学生自我的品质,学生一旦开始抄作业就很容易丧失自信,养成懒惰、依靠他人、投机取巧等不良习惯,这对你的未来发展极其不利。

    希望你能谨而慎之对待大学的每一次考试,平时认真努力学习!

    3.谁能给我一份计算机组成原理的微控制器实验的小结

    微程序控制器组成中的核心成分是控制存储器(CM),由ROM器件实现,用于存储按一定规则组织好的全部的控制信号。

    微程序控制器的工作原理:是依据读来的机器指令的操作码找到与之对应的一段微程序的入口地址,并按由指令具体功能所确定的次序,逐条从控制存储器中读出微指令,以“驱动”计算机各功能部件正确运行。

    微程序控制的基本思想,就是仿照通常的解题程序的方法,把操作控制信号编成所谓的“微指令”,存放到一个只读存储器里.当机器运行时,一条又一条地读出这些微指令,从而产生全机所需要的各种操作控制信号,使相应部件执行所规定的操作。

    微程序控制器同组合逻辑控制器相比较,具有规整性,灵活性,可维护性等一系列优点,因而在计算机设计中逐渐取代了早期采用的组合逻辑控制器,并已被广泛地应用.在计算机系统中,微程序设计技术是利用软件方法来设计硬件的一门技术 。

    4.实训报告怎么写

    财务管理实训报告是范文,你自己改一下文字就可以了。

    〈一〉 时间:2007年12月21日-----2008年元月〈二〉 地点:财务会计实训室〈三〉 实训目的:通过财务会计实训,使得学生较系统地练习企业会计核算的基本程序和具体方法,加强学生对所学专业理论知识的理解、实际操作的动手能力,提高运用会计基本技能的水平,也是对学生所学专业知识的一个检验。通过实际操作,不仅使得每位学生掌握填制和审核原始凭证与记账凭证,登记账薄的会计工作技能和方法,而且能够切身的体会出纳员、材料核算员、记账员等会计工作岗位的具体工作,从而对所学理论有一个较系统、完整的认识,最终达到会计理论与会计实践相结合的目的。

    5.存储器工作的必要条件是什么

    动态读写存贮器(DRAM),以其速度快、集成度高、功耗小、价格低在微型计算机中得到极其广泛地使用。

    但动态存储器同静态存储器有不同的工作原理。它是靠内部寄生电容充放电来记忆信息,电容充有电荷为逻辑1,不充电为逻辑0。

    欲深入了解动态RAM的基本原理请点击。 动态存储器有多种系列,如61系列、37系列、41系列、21系列等。

    图示为2164芯片的引脚图。将鼠标指向相应引脚可看到其对引脚功能。

    它是一个64K 1bit的DRAM芯片,将8片并接起来,可以构成64KB的动态存储器。 每片只有一条输入数据线,而地址引脚只有8条。

    为了形成64K地址,必须在系统地址总线和芯片地址引线之间专门设计一个地址形成电路。使系统地址总线信号能分时地加到8个地址的引脚上,借助芯片内部的行锁存器、列锁存器和译码电路选定芯片内的存储单元,锁存信号也靠着外部地址电路产生。

    当要从DRAM芯片中读出数据时,CPU 首先将行地址加在A0-A7上,而后送出RAS 锁存信号,该信号的下降沿将地址锁存在芯片内部。 接着将列地址加到芯片的A0-A7上,再送CAS锁存信号,也是在信号的下降沿将列地址锁存在芯片内部。

    然后保持WE=1,则在CAS有效期间数据输出并保持。 当需要把数据写入芯片时,行列地址先后将RAS和CAS锁存在芯片内部,然后,WE有效,加上要写入的数据,则将该数据写入选中的存贮单元。

    由于电容不可能长期保持电荷不变,必须定时对动态存储电路的各存储单元执行重读操作,以保持电荷稳定,这个过程称为动态存储器刷新。PC/XT机中DRAM的刷新是利用DMA实现的。

    首先应用可编程定时器8253的计数器1,每隔1⒌12μs产生一次DMA请求,该请求加在DMA控制器的0通道上。 当DMA控制器0通道的请求得到响应时,DMA控制 器送出到刷新地址信号,对动态存储器执行读操作,每读一次刷新一行。

    只读存贮器(ROM)有多种类型。由于EPROM和EEPROM存贮容量大,可多次擦除后重新对它进行编程而写入新的内容,使用十分方便。

    尤其是厂家为用户提供了单独地擦除器、编程器或插在各种微型机上的编程卡,大大方便了用户。因此,这种类型的只读存贮器得到了极其广泛的应用。

    7。 RAM的工作时序 为保证存储器准确无误地工作,加到存储器上的地址、数据和控制信号必须遵守几个时间边界条件。

    图7。1—3示出了RAM读出过程的定时关系。

    读出操作过程如下: 欲读出单元的地址加到存储器的地址输入端; 加入有效的选片信号CS; 在 线上加高电平,经过一段延时后,所选择单元的内容出现在I/O端; 让选片信号CS无效,I/O端呈高阻态,本次读出过程结束。 由于地址缓冲器、译码器及输入/输出电路存在延时,在地址信号加到存储器上之后,必须等待一段时间tAA,数据才能稳定地传输到数据输出端,这段时间称为地址存取时间。

    如果在RAM的地址输入端已经有稳定地址的条件下,加入选片信号,从选片信号有效到数据稳定输出,这段时间间隔记为tACS。 显然在进行存储器读操作时,只有在地址和选片信号加入,且分别等待tAA和tACS以后,被读单元的内容才能稳定地出现在数据输出端,这两个条件必须同时满足。

    图中tRC为读周期,他表示该芯片连续进行两次读操作必须的时间间隔。 写操作的定时波形如图7。

    1—4所示。写操作过程如下: 将欲写入单元的地址加到存储器的地址输入端; 在选片信号CS端加上有效电平,使RAM选通; 将待写入的数据加到数据输入端; 在 线上加入低电平,进入写工作状态; 使选片信号无效,数据输入线回到高阻状态。

    由于地址改变时,新地址的稳定需要经过一段时间,如果在这段时间内加入写控制信号(即 变低),就可能将数据错误地写入其他单元。为防止这种情况出现,在写控制信号有效前,地址必须稳定一段时间tAS,这段时间称为地址建立时间。

    同时在写信号失效后,地址信号至少还要维持一段写恢复时间tWR。为了保证速度最慢的存储器芯片的写入,写信号有效的时间不得小于写脉冲宽度tWP。

    此外,对于写入的数据,应在写信号tDW时间内保持稳定,且在写信号失效后继续保持tDH时间。在时序图中还给出了写周期tWC,它反应了连续进行两次写操作所需要的最小时间间隔。

    对大多数静态半导体存储器来说,读周期和写周期是相等的,一般为十几到几十ns。 ddr一个时钟周期内穿2次数据 ddr2一个时钟周期传4次 所以相同频率下ddr2的带宽是ddr的2倍。

    发表评论

    登录后才能评论